505402-55การออกแบบวงจรดิจิทัลขั้นสูง
Advanced Digital Circuit Designs
สังกัดคณะเทคโนโลยีอุตสาหกรรม, หลักสูตรเทคโนโลยีอิเล็กทรอนิกส์และโทรคมนาคม
หน่วยกิต3 (2-2-5)
สถานะรายวิชา:ใช้งาน
คำอธิบายรายวิชาการออกแบบวงจรดิจิทัล การใช้การโปรแกรมภาษาฮาร์ดแวร์ VHDL, Verilog หรืออื่นๆ ลักษณะของการโปรแกรมภาษาฮาร์ดแวร์ ตัวอย่างวงจรที่ออกแบบ การจำลองการทำงานของวงจร การนำวงจรที่ออกแบบสร้างลงบน FPGA  การใช้เครื่องมือจำลองการทำงานและสังเคราะห์วงจรที่มีมาตรฐานทางอุตสาหกรรม การออกแบบ FPGA สมัยใหม่และการออกแบบ ASIC
เงื่อนไขรายวิชา: 504241
เลือก ปีการศึกษา: 2 / 2559 
รายชื่อ  








 ม.ราชภัฏนครราชสีมา
ปริญญาตรี (4 ปี) ภาคปกติ
กลุ่มวันเวลาห้องอาคารเรียนที่นั่ง(เปิด-ลง-เหลือ)หมวด  
  P1 จันทร์08:40-12:0029.5.4030C18216X    
เทคโนโลยีอิเล็กทรอนิกส์และโทรคมนาคม ปี 3 ขึ้นไป รุ่น 571 หมู่1 ,
ทุกชั้นปีอาจารย์:
นายแสงเพ็ชร งอนชัยภูมิ
สำรองให้:เทคโนโลยีอิเล็กทรอนิกส์และโทรคมนาคม ปี 3 ขึ้นไป รุ่น 571 หมู่1 ,
ทุกชั้นปี
8-2-6
10-0-10
สอบปลายภาค: 2 พ.ค. 2560 เวลา 09:00 - 11:00
เทคโนโลยีอิเล็กทรอนิกส์และโทรคมนาคม [551218267] (ปริญญาตรี (4 ปี) ภาคปกติ) รุ่น/ชั้นปี 5 หมู่ 1 ห้องสอบ 29.5.3**
ปริญญาตรี (ต่อเนื่อง) ภาคปกติ
กลุ่มวันเวลาห้องอาคารเรียนที่นั่ง(เปิด-ลง-เหลือ)หมวด  
  P2 อังคาร12:50-16:1029.5.1**030C1486X    
เทคโนโลยีอิเล็กทรอนิกส์และโทรคมนาคม ปี 1 ขึ้นไป รุ่น 591 หมู่1 ,
ทุกชั้นปีอาจารย์:
นายแสงเพ็ชร งอนชัยภูมิ
สำรองให้:เทคโนโลยีอิเล็กทรอนิกส์และโทรคมนาคม ปี 1 ขึ้นไป รุ่น 591 หมู่1 ,
ทุกชั้นปี
4-4-0
10-4-6
สอบปลายภาค: 2 พ.ค. 2560 เวลา 09:00 - 11:00
เทคโนโลยีอิเล็กทรอนิกส์และโทรคมนาคม [551218267] (ปริญญาตรี (4 ปี) ภาคปกติ) รุ่น/ชั้นปี 5 หมู่ 1 ห้องสอบ 29.5.3**
เทคโนโลยีอิเล็กทรอนิกส์และโทรคมนาคม [551218267] (ปริญญาตรี (4 ปี) ภาคปกติ) รุ่น/ชั้นปี 7 หมู่ 2 ห้องสอบ 29.5.3**
เทคโนโลยีอิเล็กทรอนิกส์และโทรคมนาคม [551318267] (ปริญญาตรี (ต่อเนื่อง) ภาคปกติ) รุ่น/ชั้นปี 5 หมู่ 1 ห้องสอบ 29.5.3**
เทคโนโลยีอิเล็กทรอนิกส์และโทรคมนาคม [551218267] (ปริญญาตรี (4 ปี) ภาคปกติ) รุ่น/ชั้นปี 7 หมู่ 1 ห้องสอบ 29.5.3**
คำอธิบายรายวิชา
การออกแบบวงจรดิจิทัล การใช้การโปรแกรมภาษาฮาร์ดแวร์ VHDL, Verilog หรืออื่นๆ ลักษณะของการโปรแกรมภาษาฮาร์ดแวร์ ตัวอย่างวงจรที่ออกแบบ การจำลองการทำงานของวงจร การนำวงจรที่ออกแบบสร้างลงบน FPGA
การใช้เครื่องมือจำลองการทำงานและสังเคราะห์วงจรที่มีมาตรฐานทางอุตสาหกรรม การออกแบบ FPGA สมัยใหม่และการออกแบบ ASIC
หมายเหตุ
เรียน  C = Lecture  L = Lab  R = ประชุม  S = Self Study  T = ติว
หมวด  10 = กรณีพิเศษ  11 = วิชาโท  12 = วิชาเลือกเสรี  13 = ชีพเลือก
   
      
    - การแสดงผลที่เหมาะสมแนะนำให้ใช้ browser เป็น Internet Explorer Version 5.0 ขึ้นไป
      และขนาดความกว้างหน้าจอ (Screen Area) เป็น 1024x768 pixels
        contact staff : งานทะเบียน โทร. 044-009009 ต่อ 3121,3122,3123